삼성전자, ARM Physical IP로 65나노 저전력 플랫폼 공정을 구현한다
글로벌 표준 시스템인 CP(Common Platform)는 IBM, 차터드(Chartered) 및 삼성전자의 고객이 멀티 소싱의 유연성을 구현할 때 활용될 수 있는 최첨단 프로세스 기술이자 설계 지원 도구이다.
이번 발표로 삼성전자는 최첨단 설계 및 제조 솔루션을 지원할 수 있게 되어 기존의 광범위한 ASIC 및 파운드리 비즈니스 기반이 한층 강화되고, IBM, 차터드(Chartered) 및 삼성전자 간의 65 나노 공정 기술을 위한 에코시스템 개발 노력은 보다 확대될 것이다.
ARM ? Metro™ IP는 저전력 SoC 설계에 최적화된 셀과 입출력장치 및 여러 개의 메모리 컴파일러를 갖추고 있다. 또한 ARM의 광범위한 뷰와 모델을 포함하고 있어 업계를 선도하는 전자설계자동화 (EDA; electronic design automation) 도구와 통합이 가능하다. 더욱이 ARM Physical IP는 ARM, IBM, 차터드(Chartered)와 삼성전자가 각각 전력 관리 및 제조 용이성을 위해 설계의 복잡성을 해소하기 위해 쌓아온 노하우를 모두 접목하고 있다.
2006년 3월부터 ARM의 웹사이트에서 ARM Physical IP 전제품의 다운로드가 65나노 공정 고객에게 무료로 제공되고 있다.
삼성 전자 시스템 LSI 부문, ASIC/파운드리 사업부 기술개발실 서병훈 상무는 “삼성이 ARM과 구축한 지속적이고 공고한 협력관계를 통해 이제 우리는 ASIC과 파운드리 고객에게 성능이 입증된 저전력 IP 솔루션을 제공함으로써 고객의 설계 요구사항을 충족할 수 있게 되었다”며 “ARM과 체결한 계약은 고객에게 첨단 설계 솔루션과 제조 유연성을 제공하기 위해 우리가 현재 IBM 및 차터드(Chartered)와 유지하고 있는 전략을 지원하고 있다”고 덧붙였다.
ARM의 Physical IP 마케팅 이사인 닐 카니(Neil Carney)는 “삼성전자는 세계 유수의 반도체 회사이며, 핵심 ARM 프로세서 라이센싱하는 회사로, ARM Physical IP를 포함시켜 삼성전자와의 관계 확대를 통해 전체 IP 솔루션 지원이 가능하며, 이는 실리콘으로 된 복잡한 시스템을 65 나노 크기에서 구현하는 어려움을 해소할 수 있게 되었다”고 설명했다.
미래기대진술 (Foward-Looking Statements)
본 보도자료는 삼성전자㈜, IBM, Chartered Semiconductor Manufacturing의 고객이 사용할 수 있는 65 나노미터 공정 기술을 위한 아티산 Physical IP (Artisan Physical IP) 제품군의 일부인 ARM 제품의 특징과 성능 등에 관한 (그러나 이에 국한되지 않는) 미래 기대 진술과 이러한 제품의 영향 및 혜택에 관한 설명을 포함하고 있다. 이러한 미래 기대 진술은 본 제품 및 65 나노미터 Physical IP 제품의 시장의 수용에 영향을 미치는 기술 및 기타 어려움을 포함한 (그러나 이에 국한되지 않는) 여러 위험과 불확실성의 영향을 받을 수 있다. ARM의 사업과 재무 결과에 영향을 미칠 수도 있는 잠재적 요소들에 대한 보다 자세한 정보는 2003년 12월 31일자 결산 회계연도에 대해 ARM이 미국증권거래위원회(SEC)에 제출한 연차 보고서 양식 20-F의 “위험 요소” 및 “재무 상태 및 영업 결과에 대한 경영진의 논의 및 분석”이라는 제목 등으로 (그러나 이에 국한되지 않는) 제시되어 있으며 SEC의 웹사이트인 www.sec.gov에서 조회할 수 있다.
웹사이트: http://www.arm.com
연락처
ARM코리아
오문정 과장 (031-712-8234 / 017-233-2695)
홍보대행사 Text 100 Sunny
손혜경 팀장 (02-587-3308 / 010-6281-1537)
이해진 대리 (02-587-3308 / 011-9898-6404)
-
2011년 6월 9일 14:29