IDEC, ISOCC 2011 Chip Design Contest 개최
데모 부분은 심사를 통해 당일 Best Design, FPGA 부분의 우승자를 가려 시상이 진행되었고 Best Design 부분 최우수상은 포스텍 전성환, FPGA 부분 최우수상은 서경대학교 김준서님이 수상하는 영예를 안았다.
반도체설계교육센터(IDEC)에서 주관하는 Chip Design Contest는 반도체 및 시스템 설계분야의 기술 공유 및 활발한 정보교류의 장으로써 국내외 Foundry를 통해 제작된 IC 및 PLD를 이용하여 구현한 Chip을 Demo 하는 행사이다. 이를 통해 최신 기술 흐름 및 동향에 관한 정보를 설계자들에게 제공하고 국내 반도체 설계분야의 경쟁력 강화 및 설계 기술력 향상에 그 목적이 있다.
아울러 IDEC은 ISOCC 2011 Chip Design Contest에 참여한 국내외 대학의 교수 및 연구자, 학생들을 대상으로 “반도체설계재산(Core-A) 활용확산 교육사업”을 소개하는 자리도 마련하였고 향후 지속적인 관심과 참여를 독려했다.
또한, IDEC은 전날인 16일(수), 10시부터 18시까지, 같은 장소인 라마다 프라자 제주호텔 8층 한라홀에서 반도체 시스템 설계관련 분야의 국내외 리더들을 모시고 미래의 반도체 설계 기술과 IT가 나아갈 방향을 모색하는 “제2회 International Workshop On IT and Future Society"도 개최했다.
KAIST IDEC 개요
반도체설계교육센터(IDEC)는 1995년 산업자원부와 반도체 회사(삼성전자, 현대전자, (구)LG반도체)의 지원으로 설립되어 전국 대학의 워킹그룹에 대한 지원 및 교육을 통해 우수 설계 인력을 배출함으로써 산업기반이 취약한 비메모리 분야의 국가 경쟁력 강화를 목표로 사업을 추진하고 있다.
웹사이트: http://idec.kaist.ac.kr
연락처
한국과학기술원 반도체설계교육센터 홍보팀
전항기
042-350-8535
이메일 보내기
이 보도자료는 KAIST IDEC가(이) 작성해 뉴스와이어 서비스를 통해 배포한 뉴스입니다.